[HFR] Actu : GDDR5 8 Gbps et HBM 128 Go /s chez Hynix

Actu : GDDR5 8 Gbps et HBM 128 Go /s chez Hynix [HFR] - HFR - Hardware

Marsh Posté le 27-11-2014 à 10:05:01   0  

Dans son dernier catalogue destiné aux mémoires pour les puces graphiques, SK Hynix introduit une nouvelle GDDR5 à 8 Gbps soit 2000 MHz. La puce ...
Lire la suite ...

Reply

Marsh Posté le 27-11-2014 à 10:05:01   

Reply

Marsh Posté le 27-11-2014 à 11:54:20   0  

Question d'un noob : Comment on peut déterminer la taille des puces mémoires de la HBM d'après le tableau ? C'était indiqué dans un communiqué Sk Hynix à part ou bien c'est un calcul à appliquer ?
 
Vu que tous les autres sites à clic nous parle de la future Radeon :P

Message cité 1 fois
Message édité par Paul-Hewson le 27-11-2014 à 11:57:06
Reply

Marsh Posté le 27-11-2014 à 11:56:59   0  

Cf. dernier paragraphe

 
Paul-Hewson a écrit :

Question d'un noob : Comment on peut déterminer la taille des puces mémoires ? C'était indiqué dans le communiqué Sk Hynix ou bien c'est un calcul à appliquer ?

C'est marqué noir sur blanc, colonne density ;)


Message édité par Marc le 27-11-2014 à 11:57:06
Reply

Marsh Posté le 27-11-2014 à 12:05:16   0  

Mais de la densité comment on détermine que chaque puce va faire 128Mo ?

Reply

Marsh Posté le 27-11-2014 à 12:17:05   0  

Paul-Hewson a écrit :

Mais de la densité comment on détermine que chaque puce va faire 128Mo ?

1 Gb = 128 Mo ;)

Reply

Marsh Posté le 27-11-2014 à 12:18:14   1  

Parce que 1Gbit/8 = 128MByte = 128Mo
 
burned :o


Message édité par fredo3 le 27-11-2014 à 12:18:40
Reply

Marsh Posté le 27-11-2014 à 12:18:15   0  

Ah ben vu comme ça c'est plus simple en effet :D
Merci à vous deux.

Reply

Marsh Posté le 27-11-2014 à 12:18:36   0  

1024/8 = 128.
 
Par contre, je me fierais pas trop à ces données... j'ai jamais vu une organisation en "Go/s" :p


Message édité par Gigathlon le 27-11-2014 à 12:19:20
Reply

Marsh Posté le 27-11-2014 à 13:25:58   1  

La HBM gen 1 c'est 4 dram die  par module ce qui nous fait:
 
1 dram die 2Gb (256 mo)que je multiplie par le nombre die dans le module 2GB x 4 =  8Gb ou 1024mo soit 1GB à 128 go/s le module
Le module et annoncé inférieur à 4 Watts, soit 4 module de 1Go à 512 go/s pour une enveloppe thermique de moins de 16 Watts  
 
La HBM gen 2 c'est pour 2016 avec des modules de 4 Go et plus avec une bande passante minimum de 512 go/s pour 4 modules (donc 16 go de mémoire en 2016?)


Message édité par ohyes78 le 27-11-2014 à 13:39:15
Reply

Marsh Posté le 27-11-2014 à 14:08:08   1  

J'ai MAJ la news :jap:

 

Vraiment étrange cette puce 1 Gbits.

Message cité 1 fois
Message édité par Marc le 27-11-2014 à 14:08:23
Reply

Marsh Posté le 27-11-2014 à 14:08:08   

Reply

Marsh Posté le 27-11-2014 à 15:28:20   0  

En tout cas, leur roadmap colle avec celle de NVidia pour Pascal, c'est déjà un bon signe. Quand a AMD, leur choix est plus porté sur l'élargissement du bus que sur le débit des modules (pour l'instant).

Reply

Marsh Posté le 27-11-2014 à 15:41:33   2  

Merci Marc pour la mise à jour, c'est vrai que c'est bizarre leur 1Gb.
Pour les Apu je pense que ça serras pour fin du premier semestre voir fin 2015 pour concurrencer Intel avec leur "Iris Pro 5200" pour le portable.
Nvidia pour la HBM début 2016 avec au moins 8 mois de retard sur AMD (AMD en partenariat avec SK Hinyx au développement de la techno).


Message édité par ohyes78 le 27-11-2014 à 15:46:10
Reply

Marsh Posté le 27-11-2014 à 15:49:37   0  

Marc a écrit :

J'ai MAJ la news :jap:
 
Vraiment étrange cette puce 1 Gbits.


Ouep c'est bien une erreur de typo.
 
Si on regade le package number et les règles de nommage (bon pour la DDR4 en l'occurence)
On comprend que H5VR8GEM4R-20C:
 
H5 = Hynix + DRAM
8G = 8Gbit
M = 1st die generation
4 = TSV 4/4 package type
R =  Lead Free & Halogen Free(ROHS compliant)
C = Commercial Temp (0°C ~ 85°C) & Normal Power
 
Les autres en blanc c'est le type de mémoire, la tension, l'organisation interne et la vitesse.
 
 
(oups le site n'accepte pas les codes couleurs en dehors du forum :D )


Message édité par fredo3 le 27-11-2014 à 16:06:05
Reply

Marsh Posté le 27-11-2014 à 16:07:26   0  

Citation :

il est plus qu'improbable d'avoir 16 à 32 puces HBM 1024 bits intégrées sur le packaging GPU ou sur le PCB !


Sur le PCB ?
Avec un bus de 1024bits par puce ?
 

Reply

Marsh Posté le 27-11-2014 à 16:08:29   1  

C'est très probable. Une typo _et_ une dispo fausse (vu que pas encore produite en masse), sympa les docs Hynix :o

Reply

Marsh Posté le 27-11-2014 à 16:09:16   0  

regis183 a écrit :

Citation :

il est plus qu'improbable d'avoir 16 à 32 puces HBM 1024 bits intégrées sur le packaging GPU ou sur le PCB !


Sur le PCB ?
Avec un bus de 1024bits par puce ?

Un indice dans la phrase  [:chacal31]  

Reply

Marsh Posté le 27-11-2014 à 16:13:03   0  

Marc a écrit :

C'est très probable. Une typo _et_ une dispo fausse (vu que pas encore produite en masse), sympa les docs Hynix :o


Ah ben si les docs techniques sont de la même qualité, alors oui, on va les attendre longtemps ces mémoires :D

Reply

Sujets relatifs:

Leave a Replay

Make sure you enter the(*)required information where indicate.HTML code is not allowed