Question techniques sur les K8L et core 2 - Carte mère - Hardware
Marsh Posté le 26-01-2007 à 19:56:25
Et bien ? personne ne sait ?
Alles les overclockers fou dites moi quoi . . .
Marsh Posté le 26-01-2007 à 21:13:41
Il n'y a pas beaucoup d'infos sur le K8L. ça ne sortira qu'au 3ième semestre 2007...peut-être.
Pour le reste : http://forum.x86-secret.com/showthread.php?t=4623
Marsh Posté le 26-01-2007 à 21:24:46
Oui, ce sont des questions très intéressantes, mais j'ai pas l'impression qu'on a pas encore d'infos pour le K8L
Marsh Posté le 26-01-2007 à 22:18:16
Flashpoint 4 > topic interessant mais tres diffus .
Existe-t-il un genre de fiche technique (tres technique) du core 2 ? (en francais peut etre meme !) Indiquant les specificités des caches, la prediction de branchement, la profondeur du pipeline, etc . . .
Marsh Posté le 27-01-2007 à 17:36:00
A part celui-ci, je ne vois rien de sérieux, ni de plus technique (à mon humble connaisance) : http://www.hardware.fr/articles/62 [...] ssier.html
Marsh Posté le 27-01-2007 à 19:34:07
Cool, j'etais passé a coté de cet article. Je pars de ce pas me documenter
En l'attente d'en savoir un peu plus sur le K8L . . .
Marsh Posté le 25-01-2007 à 14:29:44
Bon, je ne sais pas vraiment comment introduire le sujet mais bon . . .
Je me posait certainnes questions concernant tout particulierement le K8L, mais aussi les core2, que je n'ai pas pu dissequer moi meme.
Tous d'abors sur les caches. Savez vous de quel type seront les caches des K8L ? Je sait bien sur qu'il y aura un L1 de 64Ko, un L2 de 512Ko et un L3 commun a tous les coeurs de 2Mo, mais de quel type seront ces memoires ?
Je vous explique d'ou vient mon interrogation : il existe en gros deux type de fonctionnement des caches : inculsif et exclusif. Avec les caches inculsives le contenu de la L1 et entierement dans la L2 et ainsi de suite. Donc si c'est ce qu'a choisit AMD, la fameuse L3 ne sera qu'un copie des L2 de chaque coeur. Ce qui fait un grande difference.
Ensuite vient un autre question, c'est le X-way associatif. En gros, et pour faire simple, plus X est petit, plus il y de memoire perdue, mais plus la cache est rapide. Mon vieil athlon thunderbird a 64Ko de cache L1 2-Way associative et 256Ko de cache L2 16-Way associative, avec des latences de 2 cycles pour la L1 et 20 cycles pour la L2. Qu'en sera-t-il des nouveaux processeur ?
Concerant la pofondeur du pipeline quelqu'un sait quelque chose ? Et de la prediction de brachement ?
Bien sur, je me pose les memes question avec les cores 2, car je n'ai pas trouvé d'elements de reponses qui vont aussi loin. En esperant qu'il y ai des forconnés qui sachent me repondre ^^.
Merci d'avance